Report item
Характеристики товара
  • Индивидуального изготовления: YES
  • Производитель: DFRobot
  • Power: Low Power
  • Name: Waveshare
  • Frequency: Low Frequency
  • Model Number: CoreEP4CE10
  • Category: FPGA Core Board
  • For use with: EP4CE10 Development & Evaluation
  • Onboard MCU: EP4CE10F17C8N (ALTERA Cyclone IV)
  • Feature 1: 1 x EPCS16SI8N, nCONFIG button, RESET button, 4 x LEDs
  • Place of Origin: Guangdong, China (Mainland)
Описание товара


FPGA основной плате, особенности чип EP4CE10F17C8N ALTERA Cyclone IV на борту

обзор

CoreEP4CE10 является основной плате ПЛИС, который показывает EP4CE10F17C8N разви на борту, поддерживает дальнейшее расширение.

  • встроенный Последовательный Configuration EPCS16SI8N Разви
  • интегрированная FPGA бас замыкания, таких как часы цепи
  • кнопки nconfig борту, кнопка СБРОСА, 4 х Светодиодов
  • все Ввода/вывода доступны по заголовкам контактов
  • на борту JTAG отладки/программирования интерфейс
  • 2.00 мм шаг заголовок дизайн, подходит для быть подключен в вашей applation системы

что на CoreEP4CE10

  1. EP4CE10F17C8N:ALTERA Cyclone IV FPGA разви whh особенности:
    • рабочая Частота:50 МГц
    • рабочее Напряжение:1.15 В ~ 3.465 В
    • пакет:BGA256
    • I/O:164
    • LEs:10 К
    • ОПЕРАТИВНАЯ ПАМЯТЬ:414kb
    • фап:2
    • отладка/Программирование:поддержка JTAG
  2. AMS1117-3.3 (на нижней стороне),3.3 В регулятор напряжения
  3. AMS1117-2.5 (на нижней стороне),2.5 В регулятор напряжения
  4. AMS1117-1.2 (на нижней стороне),1.2 В регулятор напряжения
  5. EPCS16,на борту серийного ФЛЭШ-памяти, для хранения кода
  6. мощность indator
  7. светодиодов
  8. кнопка сброса
  9. nCONFIG кнопку:для повторного конфигурирования FPGA чип, эквивалент питания сброс
  10. 50 М активным кристалл
  11. JTAG интерфейс:для отладки/программирования
  12. FPGA булавки расширитель,VCC, ЗЕМЛЯ и все Ввода/вывода доступны на разъемах расширения для дальнейшего расширения

сопутствующие Товары

фотографии

примечание:
CoreEP4CE10 предоставляет интерфейс отладки JTAG, пока не интегрировать любую функцию отладки, отладчик не требуется.
материнская плата и программист/отладчик на фотографиях НЕ включены в предварительно.

Интерфейс JTAG

на рисунке ниже показан заголовок распиновка JTAG

Ресурсы для развития

Руководство Пользователя CD включает в себя ресурсы развития перечислены следующим образом:

  • сопутствующее Программное Обеспечение (Quaters II, NIOS II и т. д.)
  • демо Код (Verilog, VHDL и NIOS II C)
  • Schemat (PDF)
  • FPGA Документация Развития (Технические и т. д.)

пакет Содержит

  1. CoreEP4CE10 основной плате х
  2. руководство пользователя CD x 1

для большого количества, пожалуйста, не стесняйтесь обращаться к нам для цитаты!

Упаковка
  • Единица измерения: шт.
  • Вес посылки: 0.2kg (0.44lb.)
  • Размер посылки: 10cm x 10cm x 10cm (3.94in x 3.94in x 3.94in)
Доставка
Рассчитать стоимость исходя из страны доставки и количества.
Количество: Доставка в:
Упаковка
  • Единица измерения: шт.
  • Вес посылки: 0.2kg (0.44lb.)
  • Размер посылки: 10cm x 10cm x 10cm (3.94in x 3.94in x 3.94in)
Оплата
Ниже указаны способы оплаты на . Все платежи обрабатываются нашим партнёром Alipay.